用“芯”服務(wù)麗晶微15年專注于ASIC行業(yè)

首頁 麗晶微動(dòng)態(tài)

有源晶振的EMC方面的設(shè)計(jì)考慮-觸摸PCBA方案開發(fā)

2018-05-28 08:39:00 

原理圖設(shè)計(jì)要點(diǎn):
(1)、晶振電源去耦非常重要,建議加磁珠,去耦電容選兩到三個(gè),容值遞減。
(2)、時(shí)鐘輸出管腳加匹配,具體匹配阻值,可根據(jù)測試結(jié)果而定。
(3)、預(yù)留的電容C1,容值要小,構(gòu)成了一級(jí)低通濾波,電阻、電容的選擇,根據(jù)具體測試結(jié)果而定。

PCB設(shè)計(jì)要點(diǎn):
(1)、在PCB設(shè)計(jì)是,晶振的外殼必須接地,可以防止晶振的向往輻射,也可以屏蔽外來的干擾。
(2)、晶振下面要鋪地,可以防止干擾其他層。因?yàn)橛行┤嗽诓级鄬影宓臅r(shí)候,頂層和底層不鋪地,但是建議晶振所在那一塊鋪上地。
(3)、晶振底下不要布線,周圍5mm的范圍內(nèi)不要布線和其他元器件(有的書是建議300mil范圍內(nèi),大家可以參考),主要是防止晶振干擾其他布線和器件。
(4)、晶振不要布在板子的邊緣,因?yàn)闉榱税踩紤],板卡的地和金屬外殼或者機(jī)械結(jié)構(gòu)常常是連在一起的,這個(gè)地我們暫且叫做參考接地板,如果晶振布在板卡的邊緣,晶振與參考接地板會(huì)形成電場分布,而板卡的邊緣常常是有很多線纜,當(dāng)線纜穿過晶振和參考接地板的電場是,線纜被干擾了。而晶振布在離邊緣遠(yuǎn)的地方,晶振與參考接地板的電場分布被PCB板的GND分割了,分布到參考接地板電場大大減小了。
(5)、當(dāng)然時(shí)鐘線盡量要短。如果你不想讓時(shí)鐘線走一路干擾一路,那就布短吧。還有一點(diǎn),關(guān)于晶振的選擇,如果你的系統(tǒng)能工作在25M,就盡量不要選50M的晶振。時(shí)鐘頻率高,是高速電路,時(shí)鐘上升沿陡也是高速電路,需要考慮信號(hào)完整性。

深圳市麗晶微電子科技有限公司,專注于觸摸臺(tái)燈PCBA,觸摸PCBA板,觸摸開關(guān)PCBA,觸摸按鍵PCBA,觸摸臺(tái)燈控制板方案開發(fā)。咨詢熱線:0755-29100085

網(wǎng)友熱評(píng)

返回頂部